EDA公司穎想科技(Incentia)將于8月17、18日在中國臺灣地區舉行的“EDA及測試研討會暨展覽會 (EDA&T)”上,發表先進的納米設計時序環境──TimeBench。TimeBench是建立在該公司靜態時序分析工具上面,并包括了納米設計上所需要的三大功能:先進的OCV分析、精確及快速的信號完整分析,以及約束管理(Constraint Management)。
穎想表示,TimeCraft的先進OCV基于邏輯層級和實體位置而使用了多變的降額因子,為每個時序路徑(timing path)選擇了理想的降額因子。此一新技術可提升時序分析的準確性,并可有效的消除多余的timing guard-bands及過度保守的timing violations。
TimeBench的信號完整分析包括干擾(crosstalk)及噪聲(noise)的分析功能。相較于一般net-Based的crosstalk分析方法,TimeBench并采用了time-arc的分析方式,以達到更精確的delta delay計算。此外,此一信號完整分析是整合在TimeCraft的快速engine上,并經由特殊的收斂算法來達到快速的運行時間分析。
Constraint Management包含constraint checker、constraint debugger及qualified SDC writer三大功能。Constraint checker檢驗IC設計時constraint的正確性、完整性及一致性,并設法在設計流程的前期找出constraint的問題。constraint debugger允許使用者實時的驗證和除錯timing exceptions及timing path上的問題,然后由qualified SDC writer產生改良后的constraints。Constraint Management提供一個有效及容易使用的平臺來驗證、改良和除錯IC設計上的constraints,并進而縮短整體時序驗證的時間。