Lattice半導體公司近日推出其系統內可編程、零延遲和單端通用緩沖器家族的款器件ispClock5300S,該器件具有四種操作配置,支持實現多時鐘分布網絡。
ispClock5300S器件具有三個5位片上輸出計數器,使之能從一個參考時鐘生成多三個時鐘頻率。輸出時鐘頻率范圍高達267MHz。其高性能表現在:通用扇出緩沖器具有為100ps的引腳與引腳間時鐘偏差,而與時鐘斜度及頻率無關;周期與周期間輸出抖動小于70ps;周期抖動小于12ps(rms)。每一個時鐘網絡輸出與參考輸入之間的偏差可以通過插入156ps(超前或延遲)的延遲增量來進一步控制,從而補償電路板時鐘網絡走線長度的差異。通用扇出緩沖器支持各種單端邏輯標準,包括LVCMOS、LVTTL、HSTL和SSTL;而參考輸入支持單端或差分輸入。輸入端和每一個輸出的阻抗可以分別調整以匹配布線的阻抗。作為款器件,12條輸出線的ispClock5312S采用48引腳TQFP封裝,包括商用(0℃-+70℃)和工業(-40℃-+85℃)兩種溫度級別的器件。