MIPS科技公司與Virage Logic公司推出共同開發(fā)的內(nèi)核優(yōu)化IP工具包。該工具包采用Virage Logic面積、速度和功耗(ASAP)存儲器(ASAP Memory)和ASAP Logic高速(HS)IP,新系列內(nèi)核優(yōu)化IP工具包可為MIPS用戶提供專門用于充分發(fā)揮MIPS處理器內(nèi)核性能的IP。
內(nèi)核優(yōu)化IP工具包針對采用臺積電(TSMC)的90納米G工藝制造的MIPS32 24K、24KE和34K系列處理器內(nèi)核。24K和24KE處理器內(nèi)核系列可實現(xiàn)660MHz的時鐘頻率,在執(zhí)行內(nèi)核優(yōu)化IP工具包時,只需使用標(biāo)稱閥值晶體管。
MIPS32 24K和24KE內(nèi)核系列采用90納米G工藝,可提供660MHz的性能。該頻率是目前嵌入式市場上可授權(quán)的可合成32位內(nèi)核的頻率,同時可顯著縮短設(shè)計時間并減少生產(chǎn)成本。這些處理器內(nèi)核適用于數(shù)字和交互式電視、機頂盒和DVD播放機等嵌入式消費應(yīng)用。24KE內(nèi)核集成了MIPS DSP特定應(yīng)用擴展(ASE),與非DSP ASE RISC實現(xiàn)方法相比,可為各種嵌入式應(yīng)用提供高達(dá)3倍的信號處理性能。
34K內(nèi)核系列是個授權(quán)的MIPS內(nèi)核系列,它可為SoC設(shè)計師提供卓越的多線程解決方案,在提高系統(tǒng)性能的同時減少總體SoC芯片面積、成本和功耗。34K內(nèi)核可用來消除存儲器延遲的影響,并通過增加處理器利用率避免其它短期流水線的停頓。當(dāng)一個線程因存儲器而停頓時,其它線程可饋入流水線,使應(yīng)用吞吐量大幅增加。
針對采用臺積電90納米G工藝的MIPS32 24K、24KE和34K內(nèi)核的Virage Logic內(nèi)核優(yōu)化IP工具包,目前已由Virage Logic進(jìn)行全面分銷。