MIPS 24KEc內(nèi)核集成有MIPS DSP特定應(yīng)用擴展(ASE)。相對于未集成DSP ASE的RISC,據(jù)稱這些指令可為廣泛的嵌入式應(yīng)用提供高達3倍的信號處理性能。利用其高效DSP功能和高達400 MHz(采用130 nm G工藝)主頻率,24 KE系列內(nèi)核可顯著縮少整體SoC芯片的面積,并降低成本和功耗。
方泰電子首席執(zhí)行官沈方表示:“MIPS內(nèi)核可以以低的整體成本提供高的性能和低的功耗。我們的多媒體協(xié)處理器SoC設(shè)計的關(guān)鍵在于低功耗。此外,MIPS高效的DSP能力和高性能架構(gòu)有助于我們設(shè)計可滿足語音、視頻和音頻處理需求的媒體處理器?!?